We a good story
Quick delivery in the UK

Eine effiziente Hardware-Architektur für Multimedia-Verschlüsselung

About Eine effiziente Hardware-Architektur für Multimedia-Verschlüsselung

In diesem Buch wird ein Zero-Overhead-Sicherheitsschema für eingebettete digitale Echtzeit-Bildverarbeitungssysteme vorgestellt. Der Kompressionsblock für die diskrete Wavelet-Transformation (DWT) wird mit einem parametrisierten Ansatz konstruiert, der einen freien Parameter in das Design einführt. Um diesen parametrisierten DWT-Kompressionsblock zu erstellen, verwenden wir eine biorthogonale Wavelet-Filterbank. Dieser Ansatz ermöglicht die Einrichtung eines Schlüsselraums für eine leichtgewichtige Multimedia-Verschlüsselung. Die Parametrisierung führt zu rationalen Koeffizienten und damit zu einer effizienten Festkomma-Hardware-Implementierung. Mit einer Taktrate von über 244 MHz auf einem Xilinx Virtex 2P FPGA erweist sich diese Methode als äußerst effektiv. Ein Vergleich mit bestehenden Ansätzen zeigt die signifikanten Vorteile in Bezug auf Durchsatz und Hardware-Overhead bei der Integration von Sicherheitsfunktionen in die DWT-Architektur.

Show more
  • Language:
  • German
  • ISBN:
  • 9786207193615
  • Binding:
  • Paperback
  • Pages:
  • 192
  • Published:
  • February 22, 2024
  • Dimensions:
  • 150x12x220 mm.
  • Weight:
  • 304 g.
Delivery: 1-2 weeks
Expected delivery: December 4, 2024

Description of Eine effiziente Hardware-Architektur für Multimedia-Verschlüsselung

In diesem Buch wird ein Zero-Overhead-Sicherheitsschema für eingebettete digitale Echtzeit-Bildverarbeitungssysteme vorgestellt. Der Kompressionsblock für die diskrete Wavelet-Transformation (DWT) wird mit einem parametrisierten Ansatz konstruiert, der einen freien Parameter in das Design einführt. Um diesen parametrisierten DWT-Kompressionsblock zu erstellen, verwenden wir eine biorthogonale Wavelet-Filterbank. Dieser Ansatz ermöglicht die Einrichtung eines Schlüsselraums für eine leichtgewichtige Multimedia-Verschlüsselung. Die Parametrisierung führt zu rationalen Koeffizienten und damit zu einer effizienten Festkomma-Hardware-Implementierung. Mit einer Taktrate von über 244 MHz auf einem Xilinx Virtex 2P FPGA erweist sich diese Methode als äußerst effektiv. Ein Vergleich mit bestehenden Ansätzen zeigt die signifikanten Vorteile in Bezug auf Durchsatz und Hardware-Overhead bei der Integration von Sicherheitsfunktionen in die DWT-Architektur.

User ratings of Eine effiziente Hardware-Architektur für Multimedia-Verschlüsselung



Find similar books
The book Eine effiziente Hardware-Architektur für Multimedia-Verschlüsselung can be found in the following categories:

Join thousands of book lovers

Sign up to our newsletter and receive discounts and inspiration for your next reading experience.